一种基于VPN网关的电原理设计与实现2

由图2可知,当上电(Power-On)设置时,MPC855T进入上电复位状态。在该状态下设置硬复位和软复位。随后,855T采样MODCK管脚,并初始化系统时钟。设备保持在上电复位状态直到上电复位翻转,锁相环(PLL)锁定。最后,芯片进入内部初始化的硬复位状态。
2.3 时钟电路
MPC855T时钟模块包含主晶体振荡器(OCSM)、系统锁相环(SPLL)、低功耗除法器和时钟产生/驱动模块,在复位时,MPC855T读MODCK[1-2]管脚。

图片看不清楚?请点击这里查看原图(大图)。
在XTAL和EXTAL端,外接32.768kHz的晶体时钟电路作为CPU的实时时钟源。在断电的瞬间,要求PORESET保持高电平,否则会引起CPU进入不定状态,其内部的实时时钟不能正常工作。通过实验,在复位芯片MAX811_EUS-T的电源端接一47µF的电解电容,以使在断电瞬间,保持PORESET为高电平。经反复测试,工作可靠。在XFC管脚上,应连接一片外电容器,用于片内系统锁相环(SPLL)滤波器。电容器的一端连到XFC。电容器的值与PLPRCR[MF]有关,其取值由表1决定。在本设计中,MF+1=8。由表1可知,XFC的电容值为6640-11760pF,故使用0.01µF的电容器。
2.4 串行管理控制器(SMC)接口电路