科技行者

行者学院 转型私董会 科技行者专题报道 网红大战科技行者

知识库

知识库 安全导航

至顶网软件频道巧用软件让你转到Linux操作系统下做PCB

巧用软件让你转到Linux操作系统下做PCB

  • 扫一扫
    分享文章到微信

  • 扫一扫
    关注官方公众号
    至顶头条

由于接触和使用较早等原因,国内的Protel用户为数众多,他们在选择Cadence高速PCB解决方案的同时,都面临着如何将手头的Protel设计移植到Cadence PCB设计软件中的问题。

作者:kid 来源:赛迪网 2007年9月25日

关键字: PCB 软件 操作系统 Linux

  • 评论
  • 分享微博
  • 分享邮件
 

我的bashrc如下:

  # Cadence PSD environment icq 111290069
  
  CDS_INST_DIR=/opt/psd
  CDS_LIC_FILE=$CDS_INST_DIR/share/cadence.license
  CDS_DIR=$CDS_INST_DIR
  CONCEPT_INST_DIR=$CDS_DIR
  CDS_SITE=$CDS_DIR/share/local/
  
  LD_LIBRARY_PATH=$LD_LIBRARY_PATH:$CONCEPT_INST_DIR/tools/lib
  CDSDOC_PROJECT=/CDS_INST_DIR/doc
  
  PATH=$PATH:$CONCEPT_INST_DIR/tools/bin
  PATH=$PATH:$CONCEPT_INST_DIR/tools/pcb/bin
  PATH=$PATH:$CONCEPT_INST_DIR/tools/fet/bin
  
  export CONCEPT_INST_DIR
  export CDSDOC_PROJECT
  export CDS_SITE
  export CDS_LIC_FILE
  export CDS_INST_DIR
  export LD_LIBRARY_PATH
  export PATH

由于接触和使用较早等原因,国内的Protel用户为数众多,他们在选择Cadence高速PCB解决方案的同时,都面临着如何将手头的Protel设计移植到Cadence PCB设计软件中的问题。

在这个过程当中碰到的问题大致可分为两种:一是设计不很复杂,设计师只想借助Cadence CCT的强大自动布线功能完成布线工作;二是设计复杂,设计师需要借助信噪分析工具来对设计进行信噪仿真,设置线网的布线拓扑结构等工作。

对于第一种情况,要做的转化工作比较简单,可以使用Protel或Cadence提供的Protel到CCT的转换工具来完成这一工作。对于第二种情况,要做的工作相对复杂一些,下面将这种转化的方法作一简单的介绍。

chenqs@clo.com.cn

Cadence信噪分析工具的分析对象是Cadence Allegro的brd文件,而Allegro可以读入合乎其要求的第三方网表,Protel输出的Telexis格式的网表满足Allegro对第三方网表的要求,这样就可以将Protel文件注入Allegro。

这里有两点请读者注意。首先,Allegro第三方网表在$PACKAGE段不允许有“.”;其次,在Protel中,我们用BasName[0:N]的形式表示总线,用BasName[x]表示总线中的一根信号,Allegro第三方网表中总线中的一根信号的表示形式为Bas NameX,读者可以通过直接修改Protel输出的Telexis网表的方法解决这些问题。

Allegro在注入第三方网表时还需要每种类型器件的设备描述文件Device.txt文件,它的格式如下:

  
  Package: package type
  
  Class: classtype
  
  Pincount: total pinnumber
  
  Pinused: ...
  

  其中常用的是PACKAGE,CLASS,PINCOUNT这几项。PACKAGE描述了器件的封装,但Allegro在注入网表时会用网表中的PACKAGE项而忽略设备描述文件中的这一项。CLASS确定器件的类型,以便信噪分折,Cadence将器件分为IC,IO,DISCRETE三类。PINCOUNT说明器件的管脚数目。对于大多数器件,Device.txt文件中包含有这三项就足够了。

有了第三方网表和设备描述文件,我们就可以将Protel中原理图设计以网表的形式代入到Cadence PCB设计软件中,接下来,设计师就可以借助Cadence PCB软件在高速高密度PCB设计方面的强大功能完成自己的设计。

如果已经在Protel作了PCB布局的工作,Allegro的script功能可以将Protcl中的布局在Allegro中重现出来。在Protel中,设计师可以输出一个Place & Pick文件,这个文件中包含了每个器件的位置、旋转角度和放在PCB顶层还是底层等信息,可以通过这个文件很方便的生成一个Allegro的script文件,在Allegro中执行这个script就能够重现Protel中的布局了,下面给出了完成Place & Pick文件到Allegro Script文件转化的C++代码,笔者使用这段代码,仅用了数分钟就将一个用户有800多个器件的PCB板布局在Allegro重现出来。

  FILE *fp1, *fp2;
  ::AfxMessageBox("hello");
  fp1=fopen("pick.txt", "rt");
  if (fp1==NULL) ::AfxMessageBox("Can not open the file!!!");
  fp2=fopen("place.txt","wt");
  if (fp2==NULL) ::AfxMessageBox("Can not create the file!!!");
  char refdes[5], Pattern[5];
  float midx,midy,refx,refy,padx,pady,rotation;
  char tb[1];
  char tmp='"';
  fprintf(fp2,"%s ", "# Allegro script");
  fprintf(fp2,"%s ", "version 13.6");
  fprintf(fp2,"%s ", "place refdes");
  while (!feof(fp1)) {
  fscanf(fp1,"%s", refdes);
  fscanf(fp1,"%s", Pattern);
  fscanf(fp1,"%f", &midx);
  fscanf(fp1,"%f", &midy);
  fscanf(fp1,"%f", &refx);
  fscanf(fp1,"%f", &refy);
  fscanf(fp1,"%f", &padx);
  fscanf(fp1,"%f", &pady);
  fscanf(fp1,"%s", tb);
  fscanf(fp1,"%f", &rotation);
  fprintf(fp2, "fillin %c%s%c ",tmp,refdes,tmp);
  if (rotation!=0) {
  fprintf(fp2, "rotate ");
  fprintf(fp2, "iangle %f ", rotation);
  };
  char yy=tb[0];
  if (yy!='T') fprintf(fp2, "pop mirror ");
  fprintf(fp2, "pick %f %f ", padx,pady);
  fprintf(fp2, "next ");
  };
  fprintf(fp2, "done");
  fclose(fp1);
  fclose(fp2);
  

以上简单介绍了Protel到 SPB152转化的方法,希望能对读者的设计工作有所帮助。

    • 评论
    • 分享微博
    • 分享邮件
    邮件订阅

    如果您非常迫切的想了解IT领域最新产品与技术信息,那么订阅至顶网技术邮件将是您的最佳途径之一。

    重磅专题
    往期文章
    最新文章